右侧
当前位置:网站首页 > 资讯 > 正文

校时电路的设计,校时电路设计图

作者:admin 发布时间:2024-04-13 00:15 分类:资讯 浏览:17 评论:0


导读:谁知道用74LS161设计数字钟(可校时),怎么弄?CT74LS161和CT74LS192是数字逻辑集成电路,其中CT74LS161是4位二进制计数器,CT74LS192是可编程...

谁知道用74LS161设计数字钟(可校时),怎么弄?

CT74LS161和CT74LS192是数字逻辑集成电路,其中CT74LS161是4位二进制计数器,CT74LS192是可编程分频器。利用这两个芯片可以设计出N进制计数器。

感谢ls161是四位二进制计数,所以,首先个位要改成十进制计数器,并产生进位信号,向十位进位。十位利用6产生复位信号,将十位复位就行了。仿真图,即是逻辑图如下,这是最大数59时的截图。

设计四进制计数器,有两种方法:同步置数法或异步清零法。此处采用同步置数法。要使计数器为4进制,即循环0000~0011这4个状态。可使D0~D3接地,即预置数0000,将Q0和Q1接与非门输入端,与非门输出端接/LD。

置数法设计十二进制计数器 置数法即通过74LS161同步预置数功能预置计数初值,计数至溢出时通过进位输出信号,再重新加载预置数实现循环十二进制计数功能。

——23)二十四进制的时计数器;并将“时”、“分”、“秒”计数器的输出状态进行七段显示译码器译码,由数码管显示出来。形成真正意义上可计时的数字钟。

multisim中怎么绘制校时电路

首先打开电脑,进入multisim11。其次点击菜单栏里的工具555定时器向导选项,设置需要的参数。最后完成后点击搭建电路选项,即可以运行设计的电路,也就是计时器设计完成。

第二个6进制,就可以设计出60进制的计数器,用一个与或非门或与或门引出进位信号。计数器的输出通过编码器或者不需要接到LED上,共6个LED。秒的输入为1Hz的信号,秒的进位是分的进位。

首先打开multisim软件后,点击File/New/Design新建设计图纸,软件打开时默认新建一张图纸,直接保存为想要的文件名即可。在工具栏处点击器件库选择相应的器件并设置参数,移动元件排版一下即可。

设计原理及其框图 数字钟的构成 数字钟实际上是一个对标准频率(1HZ)进行计数的计数电路。由于计数的起始时间不可能与标准时间(如北京时间)一致,故需要在电路上加一个校时电路,同时标准的1HZ时间信号必须做到准确稳定。

标签:


取消回复欢迎 发表评论: